<div dir="ltr">**********************************************************************************<br>INTERNATIONAL CONFERENCE ON CHANGING LANDSCAPE IN THE SEMICONDUCTOR PACKAGING<br><br>Date: December 12-13, 2022<br>Location: Madeira, Portugal <br>Website: <a href="http://wsconf.org/Conference/CLSP">http://wsconf.org/Conference/CLSP</a> <br>**********************************************************************************<br><br>Semiconductor Packaging is progressively driving chip development, and the heterogeneous mix is at the front line of these mechanical advances that are expanding the intricacy of semiconductor plans and testing. To assist with beating this test, chip originators are sending state-of-the-art advancements like enormous information and computerized reasoning (AI) to make testing more proficient and powerful. The Digital Transformation of Electronics Packaging, especially of ICs (Integrated Circuits), Sensors and MEMS (Micro-Electro-Mechanical Systems), MOEMS (Micro-Optoelectronic Mechanical Systems), and Photonics passes on is acquiring and more importance in the present business applications. Particularly for AI, AR/VR, and IoT the presentation, form factor, and cost are huge markers. Scaling down and an expanding level of joining at bundling level targets greater usefulness on less space, which is promising higher framework execution, more modest framework size, and lower framework cost. This requires a framework-level methodology with Chip-Package-Board co-plan and co-improvement with close participation along with the total semiconductor inventory network. Changing Landscape in the Semiconductor Packaging (CLSP) Conference is devoted to uniting countless different academic occasions for show inside the meeting program. Occasions will run throughout a range of time during the gathering relying upon the number and length of the introductions. With its great, it offers an extraordinary benefit for understudies, scholastics and semiconductor’s industry scientists.<br><br><br>Important Dates:<br>----------------<br> - Paper Submission Due:  September 19, 2022<br> - Acceptance Notification:  October 10, 2022<br> - Final Manuscript Due:   November 18, 2022<br>Publication<br>----------------<br>All CLSP 2022 accepted papers will be published by Elsevier Science in the open-access Procedia Computer Science series on-line. Procedia Computer Science is hosted by Elsevier on <a href="http://www.Elsevier.com">www.Elsevier.com</a><<a href="http://www.elsevier.com/">http://www.elsevier.com/</a>> and on Elsevier content platform ScienceDirect (<a href="http://www.sciencedirect.com">www.sciencedirect.com</a><<a href="http://www.sciencedirect.com/">http://www.sciencedirect.com/</a>>), and will be freely available worldwide. All papers in Procedia will be indexed by Scopus (<a href="http://www.scopus.com">www.scopus.com</a><<a href="http://www.scopus.com/">http://www.scopus.com/</a>>) and by Thomson Reuters? Conference Proceeding Citation Index (<a href="http://thomsonreuters.com/conference-proceedings-citation-index/">http://thomsonreuters.com/conference-proceedings-citation-index/</a>). All papers in Procedia will also be indexed by Scopus (<a href="http://www.scopus.com">www.scopus.com</a><<a href="http://www.scopus.com/">http://www.scopus.com/</a>>) and Engineering Village (Ei).This includes EI Compendex (<a href="http://www.ei.org/compendex">www.ei.org/compendex</a><<a href="http://www.ei.org/compendex">http://www.ei.org/compendex</a>>). Moreover, all accepted papers will be indexed in DBLP (<a href="http://dblp.uni-trier.de/">http://dblp.uni-trier.de/</a>). The papers<br>will contain linked references, XML versions and citable DOI numbers. <br>Selected papers will be invited for publication, in the special issues of:<br>    - International Journal of Intellectual Property Enforcement, Technology Transfer and Innovation in China's Semiconductor Industry, SSRN (<a href="https://www.journals.elsevier.com/journal-of-public-transportation">https://www.journals.elsevier.com/journal-of-public-transportation</a>)<br>Papers on either completed or ongoing research are invited in the following and related tracks: <a href="http://wsconf.org/Conference/CLSP">http://wsconf.org/Conference/CLSP</a> <br>CLSP 2022 will be held in the city of Madeira. It is an autonomous region of Portugal and is an archipelago comprising 4 islands off the northwest coast of Africa. Madeira is home to The University of Madeira created in 1988 in Funchal, Madeira.<br><br>Conference Tracks<br>===============<br>Track 1: HETEROGENEOUS INTEGRATION (HI)<br><br>Track 2: ADVANCED PACKAGING ROADMAP AND MARKET UPDATES<br>•       The Growing Momentum of Heterogeneous Integration<br>•  Challenges for Heterogeneous Integration in Package – Applications<br>•       Driving Materials and Processes towards Diversity<br>•  Micro Balling on Chips with a High Ball-count for Space Applications<br>•       Big Data and Vehicle Analytics<br>•     Vehicular Networks<br>•         Security and Safety<br><br>Track 3: PACKAGING TECHNOLOGY & PROCESSES<br>•       Active Mold Packaging for Novel Antenna-in-Package Interconnection and Manufacturing<br>•       High Throughput & High Yield Heterogeneous Integration with Implemented Metrology for Collective D2W Bonding<br>•   High Throughput & High Yield Heterogeneous Integration with Implemented Metrology for Collective D2W Bonding<br><br>Track 4: PACKAGE SIMULATION, EVALUATION & CHARACTERIZATION<br>•         Heterogeneous Integration Test Impacts<br>•     3D Bump Metrology and Inspection<br>•   Intelligent Infrastructure and Guidance Systems<br>•    Intertwined development of manufacturing processes and test technologies – a prerequisite for future success in advanced packaging<br>•       Virtual Prototyping for System-in-Package with Heterogeneous Integration<br><br>Track 5: CASE STUDIES OF ENABLING DIGITALIZATION IN KEY INDUSTRIES WITH ADVANCED PACKAGING SOLUTIONS <br><br>Track 6: UPDATES IN MANUFACTURING EQUIPMENT WITH ADVANCED CAPABILITIES <br>•   Processing of new functional materials<br>•     Manufacturing process IP <br><br>Track 7:  DESIGN FOR RELIABILITY AND PERFORMANCE<br>•   EDA (Electronic Design Automation)<br>•         Simulation tools and methods for enhancing SiP<br>•   Chip-Package-Board co-design<br><br>Committees<br>==========<br><br>Committee Members:<br><br>Dr Panagiotis Alevyzakis, Universita degli Studi Guglielmo Marconi, Italy.<br><br> <br>CONTACT<br>For more information, please send an email to <a href="mailto:clsp@wsconf.org">clsp@wsconf.org</a>    <a href="https://wsconf.org">https://wsconf.org</a><br></div><img src="https://my-email-signature.link/signature.gif?u=160750&e=259487503&v=a791e78d40e39a7e54cd8ff6837e48e744de9f4c3618c5ab0494a6de83b4a6dc" alt="" width="0" height="0" style="width:2px;max-height:0;overflow:hidden">